與CoolMOS驅(qū)動(dòng)設(shè)計(jì)中相同,CoolSiC MOSFET也可以使用EiceDRIVER驅(qū)動(dòng)集成電路。但是,應(yīng)注意的是,由于傳輸特性的差異(ID與VGS),CoolSiC這個(gè)器件的柵極電壓(VGS)應(yīng)以18V驅(qū)動(dòng),而不是CoolMOS使用的典型值12V。
這樣才可提供CoolSiC數(shù)據(jù)表中定義的RDS(on),如驅(qū)動(dòng)CoolSiC電壓限制為15V時(shí)它的導(dǎo)通電阻值高出18%。
如果設(shè)計(jì)CoolSiC電路時(shí)允許選擇新的驅(qū)動(dòng)集成電路器,則值得考慮具有較高欠壓鎖定(約13V)的驅(qū)動(dòng)集成電路,以確保CoolSiC 和系統(tǒng)可以在任何異常工作條件下安全運(yùn)行。
碳化硅MOSFET的另一個(gè)優(yōu)點(diǎn)是在25°C至150°C溫度之間,對(duì)傳輸特性的改變非常有限。
圖2:在25°C(左)和150°C(右)的傳輸特性曲線表明,碳化硅MOSFET 受到的影響明顯低于硅MOSFET。
避免負(fù)柵極電壓
需要注意的一個(gè)問題是要確保不允許柵極-源極關(guān)斷電壓(VGS)變得負(fù)值過大。理想情況下,不應(yīng)施加負(fù)的關(guān)斷電壓,但所以在實(shí)際設(shè)計(jì)電路時(shí),設(shè)計(jì)工程師應(yīng)在原型制作時(shí)進(jìn)行檢查,將電路電壓振蕩降低不要讓振蕩電壓影響柵極-源極關(guān)斷電壓變成負(fù)值。
當(dāng)VGS低于-2V,且持續(xù)時(shí)間超過15ns,這樣可能出現(xiàn)柵極閾值電壓(VGS(th))漂移,導(dǎo)致RDS(on)增大,以及整個(gè)應(yīng)用生命周期內(nèi)系統(tǒng)效率降低。負(fù)VGS出現(xiàn)的一個(gè)原因是由關(guān)斷時(shí)驅(qū)動(dòng)集成電路和碳化硅MOSFET之間電路板寄生電感制造的柵源極電壓振蕩,這振蕩是由于碳化硅MOSFET關(guān)斷時(shí)電路板寄生電感有高速關(guān)斷電流(di/dt)通過所致。
第二個(gè)常見原因是導(dǎo)通時(shí)由電容驅(qū)動(dòng)的柵極-源極電壓,其源于半橋配置中第二個(gè)碳化硅MOSFET的高dv/dt開關(guān)。
硅MOSFET設(shè)計(jì)中在此類問題一般可以通過柵極驅(qū)動(dòng)器和硅MOSFET柵極之間插入一個(gè)高阻值電阻,或找到一種減慢di/dt和dv/dt的方式來解決。不幸的是,這些方法會(huì)導(dǎo)致開關(guān)損耗增加和系統(tǒng)效率降低。而在使用碳化硅MOSFET時(shí),只需在柵極和源極之間增加一個(gè)二極管電壓鉗位即可解決這一難題。
在碳化硅MOSFET的設(shè)計(jì)中,如果該振蕩問題是純電感性,降低振蕩方法是將碳化硅MOSFET源極分為電源極和驅(qū)動(dòng)器源極,鉗位二極管連接碳化硅MOSFET柵極和驅(qū)動(dòng)器源極之間。
當(dāng)然首選方法并使用開爾文源極(Kelvin source)封裝的碳化硅MOSFET,特別在大電流應(yīng)用中。
例如,在3.3kW 連續(xù)導(dǎo)通模式(CCM)圖騰PFC中,關(guān)斷電流可以達(dá)到25A至30A。CoolSiC IMZA65R048M1H的開通損耗EON比不使用開爾文源極封裝的相同RDS(on)的 TO-247封裝碳化硅MOSFET, IMWA65R048M1H能夠降低三倍。
圖3:為避免碳化硅MOSFET的柵極電壓變?yōu)樨?fù)值,應(yīng)考慮使用二極管鉗位、或獨(dú)立的端和開爾文源極。
實(shí)現(xiàn)超過99%的效率
在漏極-源極電壓VDS高于50V時(shí),CoolSiC MOSFET輸出電容COSS也比相對(duì)應(yīng)的CoolMOS MOSFET更高,CoolSiC MOSFET相對(duì)較大輸出電容COSS實(shí)際上可以降低關(guān)閉期間的過沖水平。
對(duì)于這兩種器件技術(shù),峰值VDS, max設(shè)置為數(shù)據(jù)表極限的80%。CoolMOS需要一個(gè)高柵極電阻來滿足要求,這種方法導(dǎo)致上面已經(jīng)提到的效率降低,但CoolSiC設(shè)計(jì)則可以不使用這種電阻方案,因而進(jìn)一步簡(jiǎn)化了設(shè)計(jì)和布局以及它們的應(yīng)用場(chǎng)景。這種好處取決于設(shè)計(jì)人員能否降低電路板寄生參數(shù)的實(shí)現(xiàn)。
碳化硅MOSFET的QOSS特性也有利于硬開關(guān)和諧振開關(guān)拓?fù)浼軜?gòu)。與硅MOSFET相比,碳化硅MOSFET的電荷QOSS降低了75%,因此所需的放電時(shí)間更少,這會(huì)降低CCM圖騰柱PFC的Eon損耗。
而且,雖然CoolMOS CFD/CFD7系列的Qrr比上一代 CoolMOS CFD改進(jìn)了十倍,但CoolSiC的Qrr參數(shù)再比CoolMOS CFD/CFD7的 Qrr又降低了五到十倍。
這意味著,通過使用48mΩCoolSiC器件,對(duì)于3.3kW CCM圖騰PFC而言,可以實(shí)現(xiàn)99%以上的效率,而在Dual Boost PFC設(shè)計(jì)中使用CoolMOS的最佳效率只能達(dá)到98.85%的峰值。
而且,盡管碳化硅MOSFET成本較高,但如果比較兩種設(shè)計(jì)方法的物料清單(BOM),結(jié)果是碳化硅MOSFETSiC解決方案物料清單相對(duì)的減少,可提供更具成本競(jìng)爭(zhēng)力,而效率高達(dá)99%的解決方案。
圖4:即便是107mΩ的CoolSiC CCM圖騰PFC其效率也接近99%,多數(shù)情況下性能都可超過最佳的CoolMOS Dual Boost PFC方案。
總結(jié)
多年來,盡管硅MOSFET的技術(shù)進(jìn)步使其在寄生參數(shù)方面取得了顯著改善,但硅的基本物理學(xué)特性仍然在阻礙著其性能的進(jìn)一步提高,這限制了創(chuàng)新且又簡(jiǎn)單的拓?fù)浣Y(jié)構(gòu)應(yīng)用,因而也阻礙了可持續(xù)綠色高效率的拓?fù)浒l(fā)展。
本文討論的碳化硅MOSFET技術(shù)在應(yīng)用中同樣也存在挑戰(zhàn),并非所有碳化硅MOSFET寄生特性都比硅MOSFET為好。但是,這種技術(shù)確實(shí)能夠提供許多優(yōu)勢(shì),加上在硬開關(guān)應(yīng)用中的牢固性,使其值得在更高效電源轉(zhuǎn)換應(yīng)用中考慮采用。
650V CoolSiC系列的推出令這些優(yōu)勢(shì)更加明顯,從而使碳化硅MOSFET技術(shù)在將功率轉(zhuǎn)換效率推向更高極限的同時(shí),在經(jīng)濟(jì)方面也更加切實(shí)可行。