中文在线中文资源,色鲁97精品国产亚洲AV高,亚洲欧美日韩在线一区,国产精品福利午夜在线观看

你的位置:首頁 > EMC安規 > 正文

PCB專家專場——DDX系列之derating

發布時間:2015-07-21 來源:王萍 一博科技 責任編輯:sherry

【導讀】時序一直都是相對復雜的,而DDR2和DDR3時序設計時還有個叫derating的東西,暈!什么是derating呢?簡而言之就是對建立保持時間基準值的修正。
 
以DDR3信號為例,在JEDEC規范中規定了一個建立保持時間的基準值(圖1),還有就是derating值(圖2),兩者之和就是所需的建立保持時間。
由圖2表格中可以看到derating的取值是與data,strobe的slew rate有關,還和判斷門限有關的。這個怎么理解呢?
如圖3,建立時間等于TDS-ref(在ref處的建立時間)減去Trise(Vref到VIH AC的時間)。規范中的基準值是預減去了這個Trise的,這個預減去的值是特定slew rate為1V/ns時的值,若判斷門限是AC175,則預減去175ps。請再看圖2,當slew rate等于1V/ns時,derating為0,不需要調整;當slew rate大于1V/ns(更快)時,從Vref到Vih(ac)所需的時間就少,預減多了,要補回來,所以取值為正;當slew rate小于1V/ns(更慢)時就預減少了,所以取值為負。從圖2中的取值關系推導出取值公式為Derating @AC175 = 175ps - 175mV/SR,大家可以代入計算一下試試。如果判斷門限是AC150或其他都可以套用。而保持時間是DC門限,其公式為Derating @DC100 = 100ps - 100mV/SR。
 
下圖是1600Mbps的DDR3信號,判斷門限AC150,跑出來的波形一量5V/ns。JEDEC的derating表最大到2v/ns,咋辦?
1600Mbps的DDR3信號
簡單,可以用上面的公式計算出derating值,但上述公式只適用于>1v/ns的情況。然后和基準值相加得到總的建立保持時間,如下表,總共所需的建立保持時間的總和是255ps。這樣就可以準確的估算時序裕量了。
當我們的上升沿,下降沿單調性差時,我們該如何確定slew rate呢?JEDEC規范中定義了normal slew rate和tangent slew rate,如圖5,圖6。
1600Mbps的DDR3信號
問題來了:到底是選normal slew rate還是tangent slew rate,為什么?
 
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉

<bdo id="wmdga"></bdo>

  • <bdo id="wmdga"><dl id="wmdga"></dl></bdo>
    
    

    <sup id="wmdga"><span id="wmdga"><dd id="wmdga"></dd></span></sup>
    1. 主站蜘蛛池模板: 邵东县| 镇坪县| 广安市| 金湖县| 柯坪县| 黄大仙区| 修文县| 昌吉市| 长宁区| 甘德县| 和硕县| 刚察县| 布尔津县| 麻江县| 耿马| 德格县| 勃利县| 长顺县| 侯马市| 石屏县| 邯郸市| 新兴县| 石河子市| 黄浦区| 东山县| 高碑店市| 南川市| 黄龙县| 永德县| 肇庆市| 祁阳县| 敦煌市| 宾阳县| 顺昌县| 太原市| 腾冲县| 鄱阳县| 康保县| 芜湖市| 灵宝市| 钟山县|