【導讀】對于高速DAC供電電源的選擇,LDO是久經考驗的穩壓器,尤其適合用來實現優質噪聲性能。相關技術資訊,可參閱文章:選擇超低噪聲的LDO來改善相位噪聲 。
問:通過LC濾波器,來改善高速DAC電源相位噪聲
對于高速DAC供電電源的選擇,LDO是久經考驗的穩壓器,尤其適合用來實現優質噪聲性能。相關技術資訊,可參閱文章:選擇超低噪聲的LDO來改善相位噪聲 。
但是并非只能選擇LDO而別的電源不可以用,根據整體系統要求,通過適當的LC濾波,開關穩壓器也可提供電源解決方案,從而簡化電源解決方案。
但由于采用LC濾波器,所以應注意串聯諧振,否則噪聲可能變得更糟。對于諧振可通過降低電路Q值來實現——通過為電路增加損耗性元件,加以控制。
下圖顯示一個設計實例,其采用AD9162 DAC,時鐘電源也是由ADP1740 LDO提供,但其后接了一個LC濾波器。
圖1:LC濾波器和去Q網絡
原理圖顯示了所考慮的濾波器,RL模型表示電感,RC模型表示主濾波電容(C1+R1)。紅圈里是原始的LC濾波電路,藍圈是為了減小Q值額外增加的損耗性元件。
圖2:LC濾波器響應
濾波器響應如下圖所示,紅線是原始的LC電路響應曲線,藍線是改進后的響應曲線。我們看到Q值減小了。
圖3:相位噪聲響應
我們再來看看,對于相位噪聲響應,藍線是原始的LC電路響應曲線,橙線是改進后的響應曲線。可見,相位噪聲得到改進。
總之,噪聲不僅會因為電源選擇的不同而有差異,而且可能受到輸出電容、輸出電壓和負載影響。因此設計時應當仔細考慮這些因素,尤其是對于敏感的供電軌。
免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問題,請聯系小編進行處理。
推薦閱讀: